黄如,著名微电子学专家,中国科学院院士、发展中国家科学院院士。1997年起在北京大学工作,曾任北京大学副校长、党委常委。曾获国家技术发明奖二等奖、国家科技进步奖二等奖、教育部自然科学一等奖、北京市科学技术一等奖等奖励。
黄如院士长期致力于集成电路科学与工程的教学和研究,在新型低功耗逻辑与存储器件、神经形态器件及类脑计算、边缘智能计算芯片、可靠性及EDA技术等方面取得了一系列具有国际影响力的重大创新成果和技术突破,为我国集成电路领域的可持续发展奠定了坚实基础。她是国际上围栅(GAA)器件研究的开拓者之一,创建了3 纳米以下中国自主创新的器件研发技术路线;提出并研制出性能处于国际领先水平的围栅器件、超陡亚阈摆幅逻辑器件、氧化铪基铁电存储器等新型低功耗器件;提出并研制出超低功耗时敏人工突触和非线性脉冲神经元,并在此基础上实现了多模态多尺度储备池等类脑智能系统;提出异步事件驱动、存算一体等降低芯片功耗的电路技术,研制出国际领先的低功耗智能物联网芯片;提出了涨落性/可靠性分析表征、模型与电路仿真等新方法,实现了纳米尺度IC可靠性设计的EDA关键技术。上述成果形成了一整套低功耗集成电路技术,多项工作被连续列入国际半导体技术路线图(包括国内IC 器件工作首次入选),多项成果转移到领先的IC制造、设计和EDA企业并应用于实际生产和研发中,为推动我国集成电路产业技术的发展做出了重要贡献。