English 北大主页
  • 首 页
  • 学院概况
    院长寄语
    学院简介
    组织体系
    联系我们
  • 师资队伍
    院士风采
    专职教师
    博士后
    光荣退休
  • 科学研究
    科研动态
    科研获奖
    科研项目
    科研成果
  • 党建思政
    党组织概况
    党建动态
    工会风采
  • 人才培养
    本科生招生
    研究生招生
    研究生培养
  • 平台基地
  • 学生工作
    新闻公告
    党团建设
    实习就业
    学生事务
  • 招贤纳士
    教师招聘
    博士后招聘
    其他招聘
  • 校友中心
    新闻公告
    校友动态
    校友风采
English 北大主页
  • 首 页
  • 学院概况
    院长寄语
    学院简介
    组织体系
    联系我们
  • 师资队伍
    院士风采
    专职教师
    博士后
    光荣退休
  • 科学研究
    科研动态
    科研获奖
    科研项目
    科研成果
  • 党建思政
    党组织概况
    党建动态
    工会风采
  • 人才培养
    本科生招生
    研究生招生
    研究生培养
  • 平台基地
  • 学生工作
    新闻公告
    党团建设
    实习就业
    学生事务
  • 招贤纳士
    教师招聘
    博士后招聘
    其他招聘
  • 校友中心
    新闻公告
    校友动态
    校友风采

师资队伍

  • 院士风采
  • 专职教师
  • 博士后
    ALL
    A
    B
    C
    D
    L
    T
    Z
    M
    W
    X
    N
  • 光荣退休
师资队伍
  • 院士风采
    11
    22
    33
    44
  • 专职教师
    王阳元
    汪
    陈中建
    盖伟新
    廖怀林
    王源
    于敦山
    沈林晓
    贾天宇
    鲁文高
    冯建华
    崔小欣
    叶乐
    王新安
    贾嵩
    刘军华
    张雅聪
    韩临
    马宇飞
    唐希源
    燕博南
    安霞
    韩德栋
    魏进
    孙仲
    张兴
    黄芊芊
    黎明
    任黎明
    王宗巍
    王金延
    孙雷
    唐克超
    王茂俊
    吴燕庆
    王漪
    康晋锋
    刘力锋
    蔡一茂
    许晓燕
    杨玉超
    张盛东
    周劲
    傅云义
    郑雨晴
    王玮
    于晓梅
    李志宏
    高成臣
    杨振川
    崔健
    赵前程
    张大成
    张威
    张海霞
    张锦文
    陈兢
    王路达
    郝一龙
    金玉丰
    孙广宇
    林亦波
    杜刚
    何燕冬
    黄鹏
    解冰
    梁云
    刘飞
    刘晓彦
    王润声
    李萌
  • 博士后
    ALL
    A
    B
    C
    D
    L
    T
    Z
    M
    W
    X
    N
  • 光荣退休
首页 - 师资队伍 - 专职教师 - 盖伟新
专职教师
  • 姓名: 盖伟新
  • 职称: 教授
  • 所属系、中心: 集成电路与系统研究所
  • 办公电话: 010-62766952
  • 电子邮箱: wgai@pku.edu.cn
  • 研究领域: 面向5G/6G、大数据中心、高性能计算、Chiplet、人工智能等新兴应用场景,重点开展超高速收发机芯片、全数字锁相环PLL电路、高速低功耗ADC电路、光通信CDR技术、智能NOC技术、大算力AI芯片等方面的设计研究。主持了包括国家重点研发计划、国家自然科学基金、985专项、天津科技小巨人成长计划、企业创新研究计划等在内的研究项目20余项。

教育背景

清华大学博士、硕士和本科学位

工作经历

北京大学集成电路与系统研究所所长,北京大学集成电路学院教授、博士生导师、学术委员会委员,中国电子学会电路与系统分会委员,教育部中国研究生创芯大赛专委会常务副主任,多个中英文核心学术期刊的编委。曾在国际知名企业富士通美国实验室、美国超威半导体(AMD)等公司担任资深研究员等职,为国际顶尖芯片设计公司提供技术咨询和担任顾问。

研究成果

在代表集成电路设计最高水平的“芯片奥林匹克大会”ISSCC发表论文6篇。2018年发表北京大学在ISSCC的首篇论文,获2022年度国际固态电路会议ISSCC Highlight亮点论文2次。申请专利40多项,其中授权美国发明专利12项。在高速通信芯片领域的研究居国际领先水平,包揽我国大陆在Wireline收发机领域的所有ISSCC论文。部分研究成果已在国内外多家头部企业获得产业化应用。

代表性论文

K. Sheng, H. Niu, B. Zhang, W. Gai, B. Ye, H. Zhou, and C. Chen, “A 4.6pJ/b 200Gb/s Analog DP-QPSK Coherent Optical Receiver in 28nm CMOS,” 2022 IEEE International Solid- State Circuits Conference (ISSCC), San Francisco, CA, USA, pp.282-283.

B. Ye, K. Sheng, W. Gai, H. Niu, B. Zhang, Y. He, S. Jia, C. Chen, and J. Yu, “A 2.29pJ/b 112Gb/s Wireline Transceiver with RX 4-Tap FFE for Medium-Reach Applications in 28nm CMOS,” 2022 IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, USA, pp.118-119.

L. Tang, W. Gai, L. Shi, X. Xiang, K. Sheng, and A. He, “A 32Gb/s 133mW PAM-4 Transceiver with DFE Based on Adaptive Clock Phase and Threshold Voltage in 65nm CMOS,” 2018 IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, USA, 2018, pp. 114-116.

Y. Hidaka, W. Gai, T. Horie, J. H. Jiang, Y. Koyanagi, and H. Osone, “A 4-Channel 1.25–10.3 Gb/s Backplane Transceiver Macro with 35 dB Equalizer and Sign-Based Zero-Forcing Adaptive Control,” in IEEE Journal of Solid-State Circuits (JSSC), Vol. 44, No. 12, pp.3547-59, Dec. 2009.

Y. Hidaka, W. Gai, T. Horie, J. H. Jiang, Y. Koyanagi, and H. Osone, “A 4-Channel 10.3Gb/s Backplane Transceiver Macro with 35dB Equalizer and Sign-Based Zero-Forcing Adaptive Control,” 2009 IEEE International Solid-State Circuits Conference  (ISSCC), San Francisco, CA, USA, pp.188-189.

Y. Hidaka, W. Gai, A. Hattori, T. Horie, J. Jiang, K. Kanda, Y. Koyanagi, S. Matsubara, and H. Osone, “A 4-Channel 3.1/10.3Gb/s Transceiver Macro with a Pattern-Tolerant Adaptive Equalizer,” 2007 IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, USA, pp.442-443.

Y. Hidaka, W. Gai, H. Osone, Y. Koyanagi, J. H. Jiang, and T. Horie, “Gain-Phase Co-Equalization for Widely-Used High-Speed Cables,” 2005 Symposium on VLSI Circuits (VLSIC), Kyoto, Japan, 2005, pp.194-197.

W. Gai, Y. Hidaka, Y. Koyanagi, J. H. Jiang, H. Osone, and T. Horie, “A 4-Channel 3.125Gb/s/ch CMOS Transceiver with 30dB Equalization,” 2004 Symposium on VLSI Circuits (VLSIC), Honolulu, HI, USA, 2004, pp.138-141.

K. Gotoh, H. Tamura, H. Takauchi, T. S. Cheung, W. Gai, Y. Koyanagi, R. Schober, R. Sastry, and F. Chen, “A 2B Parallel 1.25 Gb/s Interconnect I/O Interface with Self-Configurable Link and Plesiochronous Clocking,” 1999 IEEE International Solid-State Circuits Conference (ISSCC), San Francisco, CA, USA, pp.180-181.


备注

本课题组长期招收研究员、博士后、博士/硕士研究生、本科生,欢迎感兴趣的同学和学者联系:wgai@pku.edu.cn

地址:北京海淀颐和园路A号 邮编:000000

电话:010-00000000 邮箱:00000000@gse.pku.edu.cn


版权所有©北京大学

友情链接

  • 十四五”国家老龄事业发展
  • 十四五”国家老龄事业发展
集成电路学院公众号 北大校友会公众号